خرید و دانلود نسخه کامل کتاب Reliability of Nanoscale Circuits and Systems: Methodologies and Circuit Architectures
74,500 تومان قیمت اصلی 74,500 تومان بود.37,000 تومانقیمت فعلی 37,000 تومان است.
تعداد فروش: 60
| عنوان فارسی | قابلیت اطمینان مدارها و سیستم های مقیاس نانو: روش ها و معماری مدار |
|---|---|
| عنوان اصلی | Reliability of Nanoscale Circuits and Systems: Methodologies and Circuit Architectures |
| ویرایش | 1 |
| ناشر | Springer-Verlag New York |
| نویسنده | Miloš Stanisavljević, Alexandre SPDFid, Yusuf Leblebici (auth.) |
| ISBN | 1441962166, 9781441962164 |
| سال نشر | 2011 |
| زبان | English |
| تعداد صفحات | 223 |
| دسته | فناوری نانو |
| فرمت کتاب | pdf – قابل تبدیل به سایر فرمت ها |
| حجم فایل | 6 مگابایت |
آنتونی رابینز میگه : من در 40 سالگی به جایی رسیدم که برای رسیدن بهش 82 سال زمان لازمه و این رو مدیون کتاب خواندن زیاد هستم.
توضیحاتی در مورد کتاب
قابلیت اطمینان مدارها و سیستمهای نانومقیاس: روشها و معماریهای مداری Milos Stanisavljevic Alexandre Schmid Yusuf Leblebici انتظار میرود مدارهای مجتمع آینده از نانودستگاههای نوظهور و اتصالات متقابل مرتبط با آنها ساخته شوند، اما قابلیت اطمینان چنین اجزایی یک تهدید بزرگ برای طراحی است. سیستم های محاسباتی یکپارچه آینده قابلیت اطمینان مدارها و سیستم های نانومقیاس: روش ها و معماری مدارها با این چالش مواجه است. بخش اول در مورد جدیدترین مدارها و سیستم ها و همچنین معماری ها و روش های تمرکز بر افزایش قابلیت اطمینان مدارهای مجتمع دیجیتال بحث می کند. راهحلهای سطح مدار و سیستم را برای غلبه بر تراکم نقص بالا پیشنهاد میکند و قابلیت اطمینان، مدلهای خطا و تحمل خطا را ارائه میکند. این شامل مروری بر فناوریهای نانو است که در ساخت مدارهای مجتمع آینده در نظر گرفته میشوند و راهحلهای ارائهشده در سنین اولیه CMOها و همچنین تکنیکهای اخیر را پوشش میدهد. بخش دوم متن به تجزیه و تحلیل مدارهای اصلی و راه حل های سطح سیستم می پردازد. این یک معماری مناسب برای اجرای ماژولهای اضافی در سطح مدار و سطح دروازه را توضیح میدهد و مصونیت قابل توجهی در برابر خرابیهای دائمی و تصادفی و همچنین نوسانات ناخواسته و پارامترهای ساخت نشان میدهد. همچنین یک روش کلی جدید را پیشنهاد می کند که امکان معرفی تحمل خطا و ارزیابی قابلیت اطمینان مدار و معماری را فراهم می کند. و بخش سوم روش جدیدی را پیشنهاد میکند که قابلیت اطمینان را در جریانهای طراحی موجود معرفی میکند. این روش شامل پارتیشن بندی سیستم کامل برای طراحی به پارتیشن های بهینه قابلیت اطمینان و اعمال ارزیابی قابلیت اطمینان و بهینه سازی در سطح محلی و سیستم است.

نقد و بررسیها
هنوز بررسیای ثبت نشده است.